Il testo propone una combinazione unica di argomenti relativi alla progettazione dei circuiti logici con continui riferimenti all’hardware. Nato nel 1997 come adattamento del volume di Morris Mano, il testo ha costantemente seguito l’evoluzione dell’industria del settore, arricchendosi di nuove tematiche, come i linguaggi per la descrizione dell’hardware, riducendo, nel contempo, la trattazione di argomenti divenuti di minore interesse.
La quinta edizione riflette i cambiamenti della tecnologia e della pratica progettuale che impongono, ai progettisti dei sistemi digitali, di lavorare a livelli di astrazione più alti e di gestire una complessità maggiore rispetto al passato. Il livello di astrazione al quale i sistemi logici digitali e i calcolatori vengono progettati è stato spostato ben oltre il livello al quale questi argomenti sono in genere insegnati. Nell’aggiornare il testo, l’obiettivo è stato quello di colmare il divario tra l’impostazione didattica esistente e la pratica. Viene mantenuta comunque una struttura che consente ai docenti di graduare il livello di copertura degli argomenti di natura più tecnologica, indirizzando in modo mirato il corso sia agli studenti dei corsi di Ingegneria dell’Informazione sia agli studenti di Informatica.
Curatori
Filippo Sorbello e Salvatore Vitabile, docente a contratto e Professore associato di Sistemi di elaborazione delle informazioni all’Università di Palermo.
Pearson MyLab
Il codice di registrazione presente sulla copertina del libro consente l’accesso per 18 mesi a MyLab, una piattaforma web-based che consente l'accesso all'edizione digitale del testo arricchita da funzionalità che permettono di personalizzarne la fruizione, attivare la lettura audio digitalizzata e inserire segnalibri, anche su tablet e smartphone. Le risorse multimediali disponibili in piattaforma sono costruite per rispondere a un preciso obiettivo formativo e sono organizzate attorno all’indice del manuale.
Materiale disponibile:
- paragrafi e letture supplementari, incluso materiale delle precedenti edizioni non incluso nella versione corrente;
- codice sorgente in linguaggio VHDL e Verilog per tutti gli esempi;
- collegamenti a strumenti per la progettazione con FPGA e simulazione HDL;
- soluzioni di gran parte dei problemi presenti nel testo e nel sito web.
- slide in Powerpoint di tutti i capitoli;
- illustrazioni originali di tutte le figure e le tabelle complesse;
- una sezione di notizie per docenti e studenti che ha lo scopo di informare sugli aggiornamenti e sulla nuova documentazione inserita.